数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列电子书下载地址
- 文件名
- [epub 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 epub格式电子书
- [azw3 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 azw3格式电子书
- [pdf 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 pdf格式电子书
- [txt 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 txt格式电子书
- [mobi 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 mobi格式电子书
- [word 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 word格式电子书
- [kindle 下载] 数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 kindle格式电子书
内容简介:
M.莫里斯·马诺、迈克尔·D.奇莱蒂著的《数字设计与Verilog实现》是一本系统介绍数字电路设计的 教材,旨在教会读者关于数字设计的基本概念和基本方法。全书共分10章,内容涉及数字逻辑的基本理论、组合逻辑电路、时序逻辑电路、寄存器和计数器、存储器与可编程逻辑器件、寄存器传输级设计、半导体和CMOS集成电路、标准IC和FPGA实验、标准图形符号、Verilog HDL与数字系统设计等。全书结构严谨,选材新颖,内容深入浅出,紧密联系实际,教辅资料齐全。
本书可作为电气工程、电子工程、通信工程、计算机工程和计算机科学与技术等相关专业的双语教材,也可作为电子设计工程师的参考书。
书籍目录:
1 Digital Systems and Binary Numbers
1.1 Digital Systems
1.2 Binary Numbers
1.3 Number-Base Conversions
1.4 Octal and Hexadecimal Numbers
1.5 Complements of Numbers
1.6 Signed Binary Numbers
1.7 Binary Codes
1.8 Binary Storage and Registers
1.9 Binary Logic
2 Boolean Algebra and Logic Gates
2.1 Introduction
2.2 Basic Definitions
2.3 Axiomatic Definition of Boolean Algebra
2.4 Basic Theorems and Properties of Boolean Algebra
2.5 Boolean Functions
2.6 Canonical and Standard Forms
2.7 Other Logic Operations
2.8 Digital Logic Gates
2.9 Integrated Circuits
3 Gate-Level Minimization
3.1 Introduction
3.2 The Map Method
3.3 Four-Variable K-Map
3.4 Product-of-Sums Simplification
3.5 Don?ˉt-Care Conditions
3.6 NAND and NOR Implementation
3.7 Other Two-Level Implementations
3.8 Exclusive-OR Function
3.9 Hardware Deion Language
4 Combinational Logic
4.1 Introduction
4.2 Combinational Circuits
4.3 Analysis Procedure
4.4 Design Procedure
4.5 Binary Adder-CSubtractor
4.6 Decimal Adder
4.7 Binary Multiplier
4.8 Magnitude Comparator
4.9 Decoders
4.10 Encoders
4.11 Multiplexers
4.12 HDL Models of Combinational Circuits
5 Synchronous Sequential Logic
5.1 Introduction
5.2 Sequential Circuits
5.3 Storage Elements: Latches
5.4 Storage Elements: Flip-Flops
5.5 Analysis of Clocked Sequential Circuits
5.6 Synthesizable HDL Models of Sequential Circuits
5.7 State Reduction and Assignment
5.8 Design Procedure
6 Registers and Counters
6.1 Registers
6.2 Shift Registers
6.3 Ripple Counters
6.4 Synchronous Counters
6.5 Other Counters
6.6 HDL for Registers and Counters
7 Memory and Programmable Logic
7.1 Introduction
7.2 Random-Access Memory
7.3 Memory Decoding
7.4 Error Detection and Correction
7.5 Read-Only Memory
7.6 Programmable Logic Array
7.7 Programmable Array Logic
7.8 Sequential Programmable Devices
8 Design at the Register Transfer Level
8.1 Introduction
8.2 Register Transfer Level Notation
8.3 Register Transfer Level in HDL
8.4 Algorithmic State Machines (ASMs)
8.5 Design Example (ASMD Chart)
8.6 HDL Deion of Design Example
8.7 Sequential Binary Multiplier
8.8 Control Logic
8.9 HDL Deion of Binary Multiplier
8.10 Design with Multiplexers
8.11 Race-Free Design (Software Race Conditions)
8.12 Latch-Free Design (Why Waste Silicon?)
8.13 Other Language Features
9 Laboratory Experiments with Standard ICs and FPGAs
9.1 Introduction to Experiments
9.2 Experiment 1: Binary and Decimal Numbers
9.3 Experiment 2: Digital Logic Gates
9.4 Experiment 3: Simplification of Boolean Functions
9.5 Experiment 4: Combinational Circuits
9.6 Experiment 5: Code Converters
9.7 Experiment 6: Design with Multiplexers
9.8 Experiment 7: Adders and Subtractors
9.9 Experiment 8: Flip-Flops
9.10 Experiment 9: Sequential Circuits
9.11 Experiment 10: Counters
9.12 Experiment 11: Shift Registers
9.13 Experiment 12: Serial Addition
9.14 Experiment 13: Memory Unit
9.15 Experiment 14: Lamp Handball
9.16 Experiment 15: Clock-Pulse Generator
9.17 Experiment 16: Parallel Adder and Accumulator
9.18 Experiment 17: Binary Multiplier
9.19 Verilog HDL Simulation Experiments and Rapid Prototyping with FPGAs
10 Standard Graphic Symbols
10.1 Rectangular-Shape Symbols
10.2 Qualifying Symbols
10.3 Dependency Notation
10.4 Symbols for Combinational Elements
10.5 Symbols for Flip-Flops
10.6 Symbols for Registers
10.7 Symbols for Counters
10.8 Symbol for RAM
Appendix
Answers to Selected Problems
Index
作者介绍:
暂无相关内容,正在全力查找中
出版社信息:
暂无出版社相关信息,正在全力查找中!
书籍摘录:
暂无相关书籍摘录,正在全力查找中!
在线阅读/听书/购买/PDF下载地址:
原文赏析:
暂无原文赏析,正在全力查找中!
其它内容:
暂无其它内容!
网站评分
书籍多样性:3分
书籍信息完全性:4分
网站更新速度:9分
使用便利性:8分
书籍清晰度:7分
书籍格式兼容性:9分
是否包含广告:4分
加载速度:5分
安全性:9分
稳定性:8分
搜索功能:3分
下载便捷性:3分
下载点评
- 内涵好书(302+)
- 微信读书(400+)
- mobi(562+)
- 下载快(198+)
- 还行吧(277+)
- 无水印(302+)
- 无多页(524+)
- 全格式(427+)
- 赞(155+)
- 内容完整(406+)
下载评价
- 网友 康***溪: ( 2025-01-14 06:28:57 )
强烈推荐!!!
- 网友 饶***丽: ( 2025-01-19 20:50:30 )
下载方式特简单,一直点就好了。
- 网友 汪***豪: ( 2025-01-19 21:21:14 )
太棒了,我想要azw3的都有呀!!!
- 网友 孙***夏: ( 2025-01-04 12:33:13 )
中评,比上不足比下有余
- 网友 蓬***之: ( 2025-01-29 10:20:47 )
好棒good
- 网友 孙***美: ( 2025-01-15 23:47:58 )
加油!支持一下!不错,好用。大家可以去试一下哦
- 网友 游***钰: ( 2025-01-13 15:17:49 )
用了才知道好用,推荐!太好用了
- 网友 寿***芳: ( 2025-01-19 20:51:45 )
可以在线转化哦
- 网友 步***青: ( 2025-01-19 10:29:54 )
。。。。。好
- 网友 马***偲: ( 2025-01-31 11:19:59 )
好 很好 非常好 无比的好 史上最好的
喜欢"数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列"的人也看了
- 刑法专论(第2版) 刘源 编 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 高分子科学教程 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 妈妈说给青春期女儿的悄悄话 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 康熙微服私访记(第一部) 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 9787504666703 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 2018全新改版王后雄教辅教材同步单元专项期中期末冲刺测试卷黄冈密卷三年级英语上(人教PEP版)18秋 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 宋词三百首 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 2014铁道版全国土地估价师资格考试辅导用书——《土地估价相关知识》命题点全面解读 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 土地正义 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
- 新东方 SAT巴朗6套题 (美) (Philip Geer) (美) (Stephen A. Reiss) 北京语言大学出版社【正版保证】 下载 pdf 百度网盘 epub 免费 2025 电子书 mobi 在线
书籍真实打分
故事情节:3分
人物塑造:4分
主题深度:3分
文字风格:3分
语言运用:8分
文笔流畅:4分
思想传递:7分
知识深度:6分
知识广度:5分
实用性:7分
章节划分:8分
结构布局:9分
新颖与独特:5分
情感共鸣:8分
引人入胜:9分
现实相关:5分
沉浸感:9分
事实准确性:7分
文化贡献:7分